关于自动化变量可以理解为由 Makefile 自动产生的变量。在模式规则中,规则的目标和依赖的文件名代表了一类的文件。规则的命令是对所有这一类文件的描述。我们在 Makefile 中描述规则
那么模式规则命令中该如何表示文件呢?就需要使用“自动化变量”,自动化变量的取值根据执行的规则来决定,取决于执行规则的目标文件和依赖文件。下面是对所有的自动化变量进行的说明:
那么它代表这个文档的文件名。在多目标模式规则中,它代表的是触发规则被执行的文件名。 $% 当目标文件是一个静态库文件时,代表静态库的一个成员名。 $< 规则的第一个依赖的文件名。如果是一个目标文件使用隐含的规则来重建,则它代表由隐含规则加入的第一个依赖文件。 $? 所有比目标文件更新的依赖文件列表,空格分隔。如果目标文件时静态库文件,代表的是库文件(.o 文件)。 $^ 代表的是所有依赖文件列表,使用空格分隔。如果目标是静态库文件,它所代表的只能是所有的库成员(.o 文件)名。
一个文件可重复的出现在目标的依赖中,变量“$^”只记录它的第一次引用的情况。就是说变量“$^”会去掉重复的依赖文件。 $+ 类似“$^”,但是它保留了依赖文件中重复出现的文件。主要用在程序链接时库的交叉引用场合。 $* 在模式规则和静态模式规则中,代表“茎”。“茎”是目标模式中“%”所代表的部分(当文件名中存在目录时,
“茎”也包含目录部分)。
下面我们就自动化变量的使用举几个例子。
实例1:
test:test.o test1.o test2.o gcc -o $@ $^ test.o:test.c test.h gcc -o $@ $< test1.o:test1.c test1.h gcc -o $@ $< test2.o:test2.c test2.h gcc -o $@ $<这个规则模式中用到了 "$@" 、"$<" 和 "$^" 这三个自动化变量,对比之前写的 Makefile 中的命令,我们可以发现 "$@" 代表的是目标文件test,“$^”代表的是依赖的文件,“$<”代表的是依赖文件中的第一个。我们在执行 make 的时候,make 会自动识别命令中的自动化变量,并自动实现自动化变量中的值的替换,这个类似于编译C语言文件的时候的预处理的作用。
实例2:
lib:test.o test1.o test2.o ar r $?假如我们要做一个库文件,库文件的制作依赖于这三个文件。当修改了其中的某个依赖文件,在命令行执行 make 命令,库文件 "lib" 就会自动更新。"$?" 表示修改的文件。
GNU make 中在这些变量中加入字符 "D" 或者 "F" 就形成了一系列变种的自动化变量,这些自动化变量可以对文件的名称进行操作。
下面是一些详细的描述:
$(*F) 分别代表 "茎" 中的目录部分和文件名部分 $(%D)
$(%F) 当以 "archive(member)" 形式静态库为目标时,分别表示库文件成员 "member" 名中的目录部分和文件名部分。踏进对这种新型时的目标有效。 $(<D)
$(<F) 表示第一个依赖文件的目录部分和文件名部分。 $(^D)
$(^F) 分别表示所有依赖文件的目录部分和文件部分。 $(+D)
$(+F) 分别表示所有的依赖文件的目录部分和文件部分。 $(?D)
$(?F) 分别表示更新的依赖文件的目录部分和文件名部分。
< 上一页Makefile变量的定义和使用 Makefile目标文件搜索下一页 >